日韩在线不卡免费视频一区,日韩欧美精品一区二区三区经典,日产精品码2码三码四码区,人妻无码一区二区三区免费,日本feerbbwdh少妇丰满

  • 回復(fù)
  • 收藏
  • 點(diǎn)贊
  • 分享
  • 發(fā)新帖

StackFET技術(shù)一個(gè)很頭疼的問題,發(fā)熱嚴(yán)重

發(fā)熱和嚴(yán)重,高壓工作不到十分鐘,燙的不行了,新加的MOS至少90度,求教版主有沒有好的解決辦法啊,散熱器已經(jīng)加的很大了。非常感謝。
全部回復(fù)(25)
正序查看
倒序查看
謝厚林
LV.12
2
2010-12-20 11:00
輸出二極管的耐壓要考慮高壓。輸出二極管需要肖特基。
0
回復(fù)
wybjtu
LV.4
3
2010-12-20 11:14
@謝厚林
輸出二極管的耐壓要考慮高壓。輸出二極管需要肖特基。

這和輸出二極管沒太大關(guān)系吧。另外,輸出二極管本來用的就是肖特基,輸出最高24V用的是150V耐壓20A的(手上有這種就先用了,雖然用不了這么大電流的)

0
回復(fù)
謝厚林
LV.12
4
2010-12-20 11:26
@wybjtu
這和輸出二極管沒太大關(guān)系吧。另外,輸出二極管本來用的就是肖特基,輸出最高24V用的是150V耐壓20A的(手上有這種就先用了,雖然用不了這么大電流的)

能不能測(cè)試漏極電流波形和漏極電壓波形來看看。

0
回復(fù)
wybjtu
LV.4
5
2010-12-20 17:11
@謝厚林
能不能測(cè)試漏極電流波形和漏極電壓波形來看看。

  這個(gè)是150V輸入,滿載時(shí)的輸入的電流波形,黃色;I=0.536A-0.42A之間  

 

TOP兩端波形,藍(lán)色;電壓峰值為400V。200V/格

 

0
回復(fù)
wybjtu
LV.4
6
2010-12-20 17:12
@謝厚林
能不能測(cè)試漏極電流波形和漏極電壓波形來看看。

 這個(gè)是150V輸入,滿載時(shí)的輸入的電流波形,黃色;I=0.244A-0.136A之間;

 

TOP兩端波形,藍(lán)色;TOP兩端電壓峰值為550V,均值為500V,200V/格。

 

0
回復(fù)
謝厚林
LV.12
7
2010-12-20 18:03
@wybjtu
 這個(gè)是150V輸入,滿載時(shí)的輸入的電流波形,黃色;I=0.244A-0.136A之間;[圖片] TOP兩端波形,藍(lán)色;TOP兩端電壓峰值為550V,均值為500V,200V/格。[圖片] 

兄弟,我想看看,漏極電流波形。

0
回復(fù)
wybjtu
LV.4
8
2010-12-20 18:07
@謝厚林
兄弟,我想看看,漏極電流波形。

 

0
回復(fù)
謝厚林
LV.12
9
2010-12-21 08:50
@wybjtu
 
沒看到東西
0
回復(fù)
wybjtu
LV.4
10
2010-12-21 15:37
@謝厚林
沒看到東西

340V時(shí)MOS管的漏源電壓(VDS,黃色)和漏極電流(Id藍(lán)色)波形.

340V時(shí)MOS管漏極  開通 電流尖峰值為2A(正常峰值為0.9A);電壓尖峰為75V(正常值為20V)。藍(lán)色的1A/100mv;黃色的50v/格。

  

600V時(shí)MOS管的漏源電壓(VDS,黃色)和漏極電流(Id藍(lán)色)波形。

600V時(shí)MOS管漏極  開通 電流尖峰值為3.6A(正常峰值為1.1A);電壓尖峰為420V(正常最大峰值為220V)。藍(lán)色的1A/100mv;黃色的100v/格。

 

從上面的波形圖可以看出在MOS導(dǎo)通的時(shí)候有很大的電流尖峰和電壓尖峰,懷疑是MOS的驅(qū)動(dòng)功率不足引起的,但是沒辦法加大驅(qū)動(dòng)功率啊,StackFET中MOS的門極驅(qū)動(dòng)是一個(gè)穩(wěn)壓管1N5245B,只能靠結(jié)電容給MOS門極提供驅(qū)動(dòng)電流。請(qǐng)問謝工,該怎么解決?。?/p>

如果開通的損耗(就是電壓和電流異常尖峰的重疊處)能降下來,損耗會(huì)減小絕大部分。謝工幫忙,感激不盡。

0
回復(fù)
wybjtu
LV.4
11
2010-12-21 17:00
@謝厚林
沒看到東西

謝工,在線么?幫忙看一下,著急啊。

0
回復(fù)
wybjtu
LV.4
12
2010-12-21 20:03
@謝厚林
沒看到東西

我認(rèn)為導(dǎo)通的時(shí)候的尖峰電壓和尖峰電流非常大,如果能夠?qū)?dǎo)通的尖峰電壓和尖峰電流消除,那么損耗能降一大半,MOS和TOP發(fā)熱的問題就能解決了。不知道對(duì)不對(duì)?

0
回復(fù)
謝厚林
LV.12
13
2010-12-21 22:51
@wybjtu
我認(rèn)為導(dǎo)通的時(shí)候的尖峰電壓和尖峰電流非常大,如果能夠?qū)?dǎo)通的尖峰電壓和尖峰電流消除,那么損耗能降一大半,MOS和TOP發(fā)熱的問題就能解決了。不知道對(duì)不對(duì)?

是的。電流前面的峰值,有可能是變壓器初級(jí)的層間電容。變壓器請(qǐng)使用三明治結(jié)構(gòu)。

0
回復(fù)
wybjtu
LV.4
14
2010-12-22 09:24
@謝厚林
是的。電流前面的峰值,有可能是變壓器初級(jí)的層間電容。變壓器請(qǐng)使用三明治結(jié)構(gòu)。

已經(jīng)是是三明治結(jié)構(gòu)了。

我懷疑是上面那個(gè)MOS的驅(qū)動(dòng)功率不足引起的,不知道對(duì)不對(duì)?因?yàn)橹豢恐€(wěn)壓管的寄生電容提供門極驅(qū)動(dòng)電流是不是太小了?

0
回復(fù)
謝厚林
LV.12
15
2010-12-22 13:01
@wybjtu
已經(jīng)是是三明治結(jié)構(gòu)了。我懷疑是上面那個(gè)MOS的驅(qū)動(dòng)功率不足引起的,不知道對(duì)不對(duì)?因?yàn)橹豢恐€(wěn)壓管的寄生電容提供門極驅(qū)動(dòng)電流是不是太小了?
是有這個(gè)可能,加大驅(qū)動(dòng)能力。
0
回復(fù)
wybjtu
LV.4
16
2010-12-22 13:19
@謝厚林
是有這個(gè)可能,加大驅(qū)動(dòng)能力。

這個(gè)怎么加大呢?只能是穩(wěn)壓管的結(jié)電容提供電流啊,還有其他辦法么?

0
回復(fù)
wybjtu
LV.4
17
2010-12-22 13:37
@謝厚林
是有這個(gè)可能,加大驅(qū)動(dòng)能力。
謝工給個(gè)聯(lián)系方式,給您或技術(shù)支持打電話,請(qǐng)教一下。
0
回復(fù)
謝厚林
LV.12
18
2010-12-22 22:45
@wybjtu
謝工給個(gè)聯(lián)系方式,給您或技術(shù)支持打電話,請(qǐng)教一下。
我的空間里有我的聯(lián)系方式
0
回復(fù)
zhou689231
LV.1
19
2010-12-23 13:17
@wybjtu
我認(rèn)為導(dǎo)通的時(shí)候的尖峰電壓和尖峰電流非常大,如果能夠?qū)?dǎo)通的尖峰電壓和尖峰電流消除,那么損耗能降一大半,MOS和TOP發(fā)熱的問題就能解決了。不知道對(duì)不對(duì)?

我覺得是否可以在吸收電路上想一些辦法,可以優(yōu)化突波吸收電路(即RCD緩沖器),減小MOS開關(guān)損耗,從而減小溫升。另外你的PCB布局是否合理,我建議可以好好考慮下布局,有可能出現(xiàn)的電流尖峰是由于PCB布局不合理導(dǎo)致初級(jí)寄生出的漏感過大而導(dǎo)致。

0
回復(fù)
wybjtu
LV.4
20
2010-12-23 18:09
@zhou689231
我覺得是否可以在吸收電路上想一些辦法,可以優(yōu)化突波吸收電路(即RCD緩沖器),減小MOS開關(guān)損耗,從而減小溫升。另外你的PCB布局是否合理,我建議可以好好考慮下布局,有可能出現(xiàn)的電流尖峰是由于PCB布局不合理導(dǎo)致初級(jí)寄生出的漏感過大而導(dǎo)致。

這個(gè)肯定不是布局布線引起的,因?yàn)镾tackFET技術(shù)是MOS和TOP串聯(lián),上面那個(gè)圖是MOS的漏極電壓和電流,而TOP+MOS上的電壓波形很好,如下圖所示;由于是同一條路徑,所以電流波形和上圖一樣,有尖峰。 

如果是布局布線引起的,那么在TOP+MOS上的電壓波形也應(yīng)該有尖峰,才對(duì)啊。

 

0
回復(fù)
lsgao001
LV.1
21
2011-11-24 12:39
@wybjtu
這個(gè)肯定不是布局布線引起的,因?yàn)镾tackFET技術(shù)是MOS和TOP串聯(lián),上面那個(gè)圖是MOS的漏極電壓和電流,而TOP+MOS上的電壓波形很好,如下圖所示;由于是同一條路徑,所以電流波形和上圖一樣,有尖峰。 如果是布局布線引起的,那么在TOP+MOS上的電壓波形也應(yīng)該有尖峰,才對(duì)啊。[圖片] 
問題解決了嗎? 我也在猶豫是否要用這種StackFET 的拓?fù)? 我的輸入是三相380V,輸出是40W左右.
0
回復(fù)
jade.li
LV.5
22
2011-11-25 11:34
@zhou689231
我覺得是否可以在吸收電路上想一些辦法,可以優(yōu)化突波吸收電路(即RCD緩沖器),減小MOS開關(guān)損耗,從而減小溫升。另外你的PCB布局是否合理,我建議可以好好考慮下布局,有可能出現(xiàn)的電流尖峰是由于PCB布局不合理導(dǎo)致初級(jí)寄生出的漏感過大而導(dǎo)致。
強(qiáng)烈關(guān)注中
0
回復(fù)
謝厚林
LV.12
23
2011-11-25 15:19
@lsgao001
問題解決了嗎?我也在猶豫是否要用這種StackFET的拓?fù)?我的輸入是三相380V,輸出是40W左右.
40W的是用StackFET比較麻煩
0
回復(fù)
anticipate
LV.5
24
2011-12-09 10:44
@wybjtu
這個(gè)肯定不是布局布線引起的,因?yàn)镾tackFET技術(shù)是MOS和TOP串聯(lián),上面那個(gè)圖是MOS的漏極電壓和電流,而TOP+MOS上的電壓波形很好,如下圖所示;由于是同一條路徑,所以電流波形和上圖一樣,有尖峰。 如果是布局布線引起的,那么在TOP+MOS上的電壓波形也應(yīng)該有尖峰,才對(duì)啊。[圖片] 
你還沒搞定啊
0
回復(fù)
jade.li
LV.5
25
2011-12-16 11:46
@jade.li
強(qiáng)烈關(guān)注中
這個(gè)驅(qū)動(dòng)電容是靠下面的嵌位TVS提供,這個(gè)電容非常小,能不能并一個(gè)小的高壓PF級(jí)的陶瓷電容呢,這個(gè)電路對(duì)MOS管驅(qū)動(dòng)不太合理,感覺用小QgMOS可能會(huì)好點(diǎn)!
0
回復(fù)
anticipate
LV.5
26
2013-10-12 13:45
@jade.li
這個(gè)驅(qū)動(dòng)電容是靠下面的嵌位TVS提供,這個(gè)電容非常小,能不能并一個(gè)小的高壓PF級(jí)的陶瓷電容呢,這個(gè)電路對(duì)MOS管驅(qū)動(dòng)不太合理,感覺用小QgMOS可能會(huì)好點(diǎn)!
你說的對(duì),ST好像因?yàn)檫@個(gè)申請(qǐng)了專利
0
回復(fù)
發(fā)