mephisto:
謝謝這位朋友的幫助不過還是有地方不明白,既然一個DSP時間管理器發(fā)出的六路脈沖是對偶的,那么相當(dāng)于只有三路獨(dú)立的PWM脈沖.而三電平至少需要6路獨(dú)立脈沖,恐怕這三路脈沖通過CPLD再怎么變化也變不成六路(獨(dú)立的)吧,如何實現(xiàn)“獨(dú)立”呢?如果還是要用兩個時間管理器同步,以實現(xiàn)六路獨(dú)立的話,我就不用CPLD了.所以,是不是可以在CPLD里,通過編程,用I/O口去實現(xiàn)12路PWM呢?怎么實現(xiàn)呢?