日韩在线不卡免费视频一区,日韩欧美精品一区二区三区经典,日产精品码2码三码四码区,人妻无码一区二区三区免费,日本feerbbwdh少妇丰满

  • 回復(fù)
  • 收藏
  • 點(diǎn)贊
  • 分享
  • 發(fā)新帖

詳細(xì)講解MOSFET管驅(qū)動電路

 在使用MOS管設(shè)計(jì)開關(guān)電源或者馬達(dá)驅(qū)動電路的時(shí)候,大部分人都會考慮MOS的導(dǎo)通電阻,最大電壓等,最大電流等,也有很多人僅僅考慮這些因素。這樣的電路也許是可以工作的,但并不是優(yōu)秀的,作為正式的產(chǎn)品設(shè)計(jì)也是不允許的。

      下面是我對MOSFETMOSFET驅(qū)動電路基礎(chǔ)的一點(diǎn)總結(jié),其中參考了一些資料,非全部原創(chuàng)。包括MOS管的介紹,特性,驅(qū)動以及應(yīng)用電路。

1,MOS管種類和結(jié)構(gòu)

      MOSFET管是FET的一種(另一種是JFET),可以被制造成增強(qiáng)型或耗盡型,P溝道或N溝道共4種類型,但實(shí)際應(yīng)用的只有增強(qiáng)型的N溝道MOS管和增強(qiáng)型的P溝道MOS管,所以通常提到NMOS,或者PMOS指的就是這兩種。

      至于為什么不使用耗盡型的MOS管,不建議刨根問底。
  
      對于這兩種增強(qiáng)型MOS管,比較常用的是NMOS。原因是導(dǎo)通電阻小,且容易制造。所以開關(guān)電源和馬達(dá)驅(qū)動的應(yīng)用中,一般都用NMOS。下面的介紹中,也多以NMOS為主。 

      MOS管的三個(gè)管腳之間有寄生電容存在,這不是我們需要的,而是由于制造工藝限制產(chǎn)生的。寄生電容的存在使得在設(shè)計(jì)或選擇驅(qū)動電路的時(shí)候要麻煩一些,但沒有辦法避免,后邊再詳細(xì)介紹。
  MOS管原理圖上可以看到,漏極和源極之間有一個(gè)寄生二極管。這個(gè)叫體二極管,在驅(qū)動感性負(fù)載(如馬達(dá)),這個(gè)二極管很重要。順便說一句,體二極管只在單個(gè)的MOS管中存在,在集成電路芯片內(nèi)部通常是沒有的。

2,MOS管導(dǎo)通特性

      導(dǎo)通的意思是作為開關(guān),相當(dāng)于開關(guān)閉合。

 NMOS的特性,Vgs大于一定的值就會導(dǎo)通,適合用于源極接地時(shí)的情況(低端驅(qū)動),只要柵極電壓達(dá)到4V10V就可以了。

      PMOS的特性,Vgs小于一定的值就會導(dǎo)通,適合用于源極接VCC時(shí)的情況(高端驅(qū)動)。但是,雖然PMOS可以很方便地用作高端驅(qū)動,但由于導(dǎo)通電阻大,價(jià)格貴,替換種類少等原因,在高端驅(qū)動中,通常還是使用NMOS。

3,MOS開關(guān)管損失

      不管是NMOS還是PMOS,導(dǎo)通后都有導(dǎo)通電阻存在,這樣電流就會在這個(gè)電阻上消耗能量,這部分消耗的能量叫做導(dǎo)通損耗。選擇導(dǎo)通電阻小的MOS管會減小導(dǎo)通損耗?,F(xiàn)在的小功率MOS管導(dǎo)通電阻一般在幾十毫歐左右,幾毫歐的也有。 

      MOS在導(dǎo)通和截止的時(shí)候,一定不是在瞬間完成的。MOS兩端的電壓有一個(gè)下降的過程,流過的電流有一個(gè)上升的過程,在這段時(shí)間內(nèi),MOS管的損失是電壓和電流的乘積,叫做開關(guān)損失。通常開關(guān)損失比導(dǎo)通損失大得多,而且開關(guān)頻率越快,損失也越大。

      導(dǎo)通瞬間電壓和電流的乘積很大,造成的損失也就很大??s短開關(guān)時(shí)間,可以減小每次導(dǎo)通時(shí)的損失;降低開關(guān)頻率,可以減小單位時(shí)間內(nèi)的開關(guān)次數(shù)。這兩種辦法都可以減小開關(guān)損失。

4,MOS管驅(qū)動

      跟雙極性晶體管相比,一般認(rèn)為使MOS管導(dǎo)通不需要電流,只要GS電壓高于一定的值,就可以了。這個(gè)很容易做到,但是,我們還需要速度。

      MOS管的結(jié)構(gòu)中可以看到,在GS,GD之間存在寄生電容,而MOS管的驅(qū)動,實(shí)際上就是對電容的充放電。對電容的充電需要一個(gè)電流,因?yàn)閷﹄娙莩潆娝查g可以把電容看成短路,所以瞬間電流會比較大。選擇/設(shè)計(jì)MOS管驅(qū)動時(shí)第一要注意的是可提供瞬間短路電流的大小。

第二注意的是,普遍用于高端驅(qū)動的NMOS,導(dǎo)通時(shí)需要是柵極電壓大于源極電壓。而高端驅(qū)動的MOS管導(dǎo)通時(shí)源極電壓與漏極電壓(VCC)相同,所以這時(shí)柵極電壓要比VCC4V10V。如果在同一個(gè)系統(tǒng)里,要得到比VCC大的電壓,就要專門的升壓電路了。很多馬達(dá)驅(qū)動器都集成了電荷泵,要注意的是應(yīng)該選擇合適的外接電容,以得到足夠的短路電流去驅(qū)動MOS管。

      上邊說的4V10V是常用的MOS管的導(dǎo)通電壓,設(shè)計(jì)時(shí)當(dāng)然需要有一定的余量。而且電壓越高,導(dǎo)通速度越快,導(dǎo)通電阻也越小?,F(xiàn)在也有導(dǎo)通電壓更小的MOS管用在不同的領(lǐng)域里,但在12V汽車電子系統(tǒng)里,一般4V導(dǎo)通就夠用了。

      MOS管的驅(qū)動電路及其損失,可以參考Microchip公司的AN799 Matching MOSFET Drivers to MOSFETs。講述得很詳細(xì),所以不打算多寫了。

5,MOS管應(yīng)用電路 

      MOS管最顯著的特性是開關(guān)特性好,所以被廣泛應(yīng)用在需要電子開關(guān)的電路中,常見的如開關(guān)電源和馬達(dá)驅(qū)動,也有照明調(diào)光。

現(xiàn)在的MOS驅(qū)動,有幾個(gè)特別的需求,

1,低壓應(yīng)用

      當(dāng)使用5V電源,這時(shí)候如果使用傳統(tǒng)的圖騰柱結(jié)構(gòu),由于三極管的be0.7V左右的壓降,導(dǎo)致實(shí)際最終加在gate上的電壓只有4.3V。這時(shí)候,我們選用標(biāo)稱gate電壓4.5VMOS管就存在一定的風(fēng)險(xiǎn)。

      同樣的問題也發(fā)生在使用3V或者其他低壓電源的場合。

2,寬電壓應(yīng)用

      輸入電壓并不是一個(gè)固定值,它會隨著時(shí)間或者其他因素而變動。這個(gè)變動導(dǎo)致PWM電路提供給MOS管的驅(qū)動電壓是不穩(wěn)定的。

為了讓MOS管在高gate電壓下安全,很多MOS管內(nèi)置了穩(wěn)壓管強(qiáng)行限制gate電壓的幅值。在這種情況下,當(dāng)提供的驅(qū)動電壓超過穩(wěn)壓管的電壓,就會引起較大的靜態(tài)功耗。

      同時(shí),如果簡單的用電阻分壓的原理降低gate電壓,就會出現(xiàn)輸入電壓比較高的時(shí)候,MOS管工作良好,而輸入電壓降低的時(shí)候gate電壓不足,引起導(dǎo)通不夠徹底,從而增加功耗。

3,雙電壓應(yīng)用

      在一些控制電路中,邏輯部分使用典型的5V或者3.3V數(shù)字電壓,而功率部分使用12V甚至更高的電壓。兩個(gè)電壓采用共地方式連接。

      這就提出一個(gè)要求,需要使用一個(gè)電路,讓低壓側(cè)能夠有效的控制高壓側(cè)的MOS管,同時(shí)高壓側(cè)的MOS管也同樣會面對12中提到的問題。

      在這三種情況下,圖騰柱結(jié)構(gòu)無法滿足輸出要求,而很多現(xiàn)成的MOS驅(qū)動IC,似乎也沒有包含gate電壓限制的結(jié)構(gòu)。

   

全部回復(fù)(28)
正序查看
倒序查看
sxjnice
LV.8
2
2011-10-18 20:44

還有后文???

0
回復(fù)
2011-10-18 22:42
學(xué)習(xí)了,樓主!能否把字體弄得大一點(diǎn),看的好費(fèi)勁?。∑诖^續(xù)...
0
回復(fù)
cfbbao
LV.4
4
2011-10-18 22:47
@笨小孩1114
學(xué)習(xí)了,樓主!能否把字體弄得大一點(diǎn),看的好費(fèi)勁??!期待繼續(xù)...

按住ctrl,上滾輪~~~就大了——嘿嘿。

0
回復(fù)
10227
LV.7
5
2011-10-20 12:21
@cfbbao
按住ctrl,上滾輪~~~就大了——嘿嘿。
0
回復(fù)
2011-10-20 13:28
 源源幫頂下
0
回復(fù)
2011-10-20 14:23
@電源網(wǎng)-源源
[圖片] 源源幫頂下

后文大量的...傳不上來  是Word文檔的....大家見諒!

需要的話 我傳給你們!?。?

0
回復(fù)
tony_dai
LV.8
8
2011-10-20 15:32
飄過,學(xué)習(xí)了,期待更多的下文...
0
回復(fù)
cheng111
LV.11
9
2011-10-20 18:17
@納蘭秦羽
[圖片]后文大量的...傳不上來 是Word文檔的....大家見諒!需要的話我傳給你們?。?!
怎么傳不上來呢?可以的,再試一試
0
回復(fù)
cheng111
LV.11
10
2011-10-20 18:17
繼續(xù)頂起
0
回復(fù)
2011-10-20 18:23
@cheng111
繼續(xù)頂起

我替樓主給大家貼出來吧。請依次看下面的帖子!

于是我設(shè)計(jì)了一個(gè)相對通用的電路來滿足這三種需求。

 

 

這里我只針對NMOS驅(qū)動電路做一個(gè)簡單分析:

      VlVh分別是低端和高端的電源,兩個(gè)電壓可以是相同的,但是Vl不應(yīng)該超過Vh。

      Q1Q2組成了一個(gè)反置的圖騰柱,用來實(shí)現(xiàn)隔離,同時(shí)確保兩只驅(qū)動管Q3Q4不會同時(shí)導(dǎo)通。

      R2R3提供了PWM電壓基準(zhǔn),通過改變這個(gè)基準(zhǔn),可以讓電路工作在PWM信號波形比較陡直的位置。

      Q3Q4用來提供驅(qū)動電流,由于導(dǎo)通的時(shí)候,Q3Q4相對VhGND最低都只有一個(gè)Vce的壓降,這個(gè)壓降通常只有0.3V左右,大大低于0.7VVce。

      R5R6是反饋電阻,用于對gate電壓進(jìn)行采樣,采樣后的電壓通過Q5Q1Q2的基極產(chǎn)生一個(gè)強(qiáng)烈的負(fù)反饋,從而把gate電壓限制在一個(gè)有限的數(shù)值。這個(gè)數(shù)值可以通過R5R6來調(diào)節(jié)。

      最后,R1提供了對Q3Q4的基極電流限制,R4提供了對MOS管的gate電流限制,也就是Q3Q4Ice的限制。必要的時(shí)候可以在R4上面并聯(lián)加速電容。

      這個(gè)電路提供了如下的特性:

      1,用低端電壓和PWM驅(qū)動高端MOS管。

      2,用小幅度的PWM信號驅(qū)動高gate電壓需求的MOS管。

      3,gate電壓的峰值限制

      4,輸入和輸出的電流限制

      5,通過使用合適的電阻,可以達(dá)到很低的功耗。

      6,PWM信號反相。NMOS并不需要這個(gè)特性,可以通過前置一個(gè)反相器來解決。

0
回復(fù)
2011-10-20 18:25
@cheng111
繼續(xù)頂起

 這些技術(shù)的發(fā)展對電源芯片電路的設(shè)計(jì)提出了更高的要求。首先,隨著開關(guān)頻率的不斷提高,對于開關(guān)元件的性能提出了很高的要求,同時(shí)必須具有相應(yīng)的開關(guān)元件驅(qū)動電路以保證開關(guān)元件在高達(dá)兆赫級的開關(guān)頻率下正常工作。其次,對于電池供電的便攜式電子設(shè)備來說,電路的工作電壓低(以鋰電池為例,工作電壓2.53.6V),因此,電源芯片的工作電壓較低。

      MOS管具有很低的導(dǎo)通電阻,消耗能量較低,在目前流行的高效DCDC芯片中多采用MOS管作為功率開關(guān)。但是由于MOS管的寄生電容大,一般情況下NMOS開關(guān)管的柵極電容高達(dá)幾十皮法。這對于設(shè)計(jì)高工作頻率DCDC轉(zhuǎn)換器開關(guān)管驅(qū)動電路的設(shè)計(jì)提出了更高的要求。

      在低電壓ULSI設(shè)計(jì)中有多種CMOS、BiCMOS采用自舉升壓結(jié)構(gòu)的邏輯電路和作為大容性負(fù)載的驅(qū)動電路。這些電路能夠在低于1V電壓供電條件下正常工作,并且能夠在負(fù)載電容12pF的條件下工作頻率能夠達(dá)到幾十兆甚至上百兆赫茲。本文正是采用了自舉升壓電路,設(shè)計(jì)了一種具有大負(fù)載電容驅(qū)動能力的,適合于低電壓、高開關(guān)頻率升壓型DCDC轉(zhuǎn)換器的驅(qū)動電路。電路基于Samsung AHP615 BiCMOS工藝設(shè)計(jì)并經(jīng)過Hspice仿真驗(yàn)證,在供電電壓1.5V ,負(fù)載電容為60pF時(shí),工作頻率能夠達(dá)到5MHz以上。

0
回復(fù)
cheng111
LV.11
13
2011-10-20 18:29
@笨小孩1114
 這些技術(shù)的發(fā)展對電源芯片電路的設(shè)計(jì)提出了更高的要求。首先,隨著開關(guān)頻率的不斷提高,對于開關(guān)元件的性能提出了很高的要求,同時(shí)必須具有相應(yīng)的開關(guān)元件驅(qū)動電路以保證開關(guān)元件在高達(dá)兆赫級的開關(guān)頻率下正常工作。其次,對于電池供電的便攜式電子設(shè)備來說,電路的工作電壓低(以鋰電池為例,工作電壓2.5~3.6V),因此,電源芯片的工作電壓較低。     MOS管具有很低的導(dǎo)通電阻,消耗能量較低,在目前流行的高效DC-DC芯片中多采用MOS管作為功率開關(guān)。但是由于MOS管的寄生電容大,一般情況下NMOS開關(guān)管的柵極電容高達(dá)幾十皮法。這對于設(shè)計(jì)高工作頻率DC-DC轉(zhuǎn)換器開關(guān)管驅(qū)動電路的設(shè)計(jì)提出了更高的要求。     在低電壓ULSI設(shè)計(jì)中有多種CMOS、BiCMOS采用自舉升壓結(jié)構(gòu)的邏輯電路和作為大容性負(fù)載的驅(qū)動電路。這些電路能夠在低于1V電壓供電條件下正常工作,并且能夠在負(fù)載電容1~2pF的條件下工作頻率能夠達(dá)到幾十兆甚至上百兆赫茲。本文正是采用了自舉升壓電路,設(shè)計(jì)了一種具有大負(fù)載電容驅(qū)動能力的,適合于低電壓、高開關(guān)頻率升壓型DC-DC轉(zhuǎn)換器的驅(qū)動電路。電路基于SamsungAHP615BiCMOS工藝設(shè)計(jì)并經(jīng)過Hspice仿真驗(yàn)證,在供電電壓1.5V,負(fù)載電容為60pF時(shí),工作頻率能夠達(dá)到5MHz以上。
傳一份上來咯。
0
回復(fù)
2011-10-20 18:31
@笨小孩1114
 這些技術(shù)的發(fā)展對電源芯片電路的設(shè)計(jì)提出了更高的要求。首先,隨著開關(guān)頻率的不斷提高,對于開關(guān)元件的性能提出了很高的要求,同時(shí)必須具有相應(yīng)的開關(guān)元件驅(qū)動電路以保證開關(guān)元件在高達(dá)兆赫級的開關(guān)頻率下正常工作。其次,對于電池供電的便攜式電子設(shè)備來說,電路的工作電壓低(以鋰電池為例,工作電壓2.5~3.6V),因此,電源芯片的工作電壓較低。     MOS管具有很低的導(dǎo)通電阻,消耗能量較低,在目前流行的高效DC-DC芯片中多采用MOS管作為功率開關(guān)。但是由于MOS管的寄生電容大,一般情況下NMOS開關(guān)管的柵極電容高達(dá)幾十皮法。這對于設(shè)計(jì)高工作頻率DC-DC轉(zhuǎn)換器開關(guān)管驅(qū)動電路的設(shè)計(jì)提出了更高的要求。     在低電壓ULSI設(shè)計(jì)中有多種CMOS、BiCMOS采用自舉升壓結(jié)構(gòu)的邏輯電路和作為大容性負(fù)載的驅(qū)動電路。這些電路能夠在低于1V電壓供電條件下正常工作,并且能夠在負(fù)載電容1~2pF的條件下工作頻率能夠達(dá)到幾十兆甚至上百兆赫茲。本文正是采用了自舉升壓電路,設(shè)計(jì)了一種具有大負(fù)載電容驅(qū)動能力的,適合于低電壓、高開關(guān)頻率升壓型DC-DC轉(zhuǎn)換器的驅(qū)動電路。電路基于SamsungAHP615BiCMOS工藝設(shè)計(jì)并經(jīng)過Hspice仿真驗(yàn)證,在供電電壓1.5V,負(fù)載電容為60pF時(shí),工作頻率能夠達(dá)到5MHz以上。

自舉升壓電路

      自舉升壓電路的原理圖如圖1所示。所謂的自舉升壓原理就是,在輸入端IN輸入一個(gè)方波信號,利用電容CbootA點(diǎn)電壓抬升至高于VDD的電平,這樣就可以在B端輸出一個(gè)與輸入信號反相,且高電平高于VDD的方波信號。具體工作原理如下

 

當(dāng)VIN為高電平時(shí),NMOSN1導(dǎo)通,PMOSP1截止,C點(diǎn)電位為低電平。同時(shí)N2導(dǎo)通,P2的柵極電位為低電平,則P2導(dǎo)通。這就使得此時(shí)A點(diǎn)電位約為VDD,電容Cboot兩端電壓UCVDD。由于N3導(dǎo)通,P4截止,所以B點(diǎn)的電位為低電平。這段時(shí)間稱為預(yù)充電周期。

      當(dāng)VIN變?yōu)榈碗娖綍r(shí),NMOSN1截止,PMOSP1導(dǎo)通,C點(diǎn)電位為高電平,約為VDD。同時(shí)N2、N3截止,P3導(dǎo)通。這使得P2的柵極電位升高,P2截止。此時(shí)A點(diǎn)電位等于C點(diǎn)電位加上電容Cboot

兩端電壓,約為2VDD。而且P4導(dǎo)通,因此B點(diǎn)輸出高電平,且高于VDD。這段時(shí)間稱為自舉升壓周期。

 

0
回復(fù)
2011-10-20 18:32
@笨小孩1114
自舉升壓電路     自舉升壓電路的原理圖如圖1所示。所謂的自舉升壓原理就是,在輸入端IN輸入一個(gè)方波信號,利用電容Cboot將A點(diǎn)電壓抬升至高于VDD的電平,這樣就可以在B端輸出一個(gè)與輸入信號反相,且高電平高于VDD的方波信號。具體工作原理如下[圖片] 當(dāng)VIN為高電平時(shí),NMOS管N1導(dǎo)通,PMOS管P1截止,C點(diǎn)電位為低電平。同時(shí)N2導(dǎo)通,P2的柵極電位為低電平,則P2導(dǎo)通。這就使得此時(shí)A點(diǎn)電位約為VDD,電容Cboot兩端電壓UC≈VDD。由于N3導(dǎo)通,P4截止,所以B點(diǎn)的電位為低電平。這段時(shí)間稱為預(yù)充電周期。     當(dāng)VIN變?yōu)榈碗娖綍r(shí),NMOS管N1截止,PMOS管P1導(dǎo)通,C點(diǎn)電位為高電平,約為VDD。同時(shí)N2、N3截止,P3導(dǎo)通。這使得P2的柵極電位升高,P2截止。此時(shí)A點(diǎn)電位等于C點(diǎn)電位加上電容Cboot兩端電壓,約為2VDD。而且P4導(dǎo)通,因此B點(diǎn)輸出高電平,且高于VDD。這段時(shí)間稱為自舉升壓周期。 

 

實(shí)際上,B點(diǎn)電位與負(fù)載電容和電容Cboot的大小有關(guān),可以根據(jù)設(shè)計(jì)需要調(diào)整。具體關(guān)系將在介紹電路具體設(shè)計(jì)時(shí)詳細(xì)討論。在圖2中給出了輸入端IN電位與A、B兩點(diǎn)電位關(guān)系的示意圖。

0
回復(fù)
2011-10-20 18:34
@笨小孩1114
自舉升壓電路     自舉升壓電路的原理圖如圖1所示。所謂的自舉升壓原理就是,在輸入端IN輸入一個(gè)方波信號,利用電容Cboot將A點(diǎn)電壓抬升至高于VDD的電平,這樣就可以在B端輸出一個(gè)與輸入信號反相,且高電平高于VDD的方波信號。具體工作原理如下[圖片] 當(dāng)VIN為高電平時(shí),NMOS管N1導(dǎo)通,PMOS管P1截止,C點(diǎn)電位為低電平。同時(shí)N2導(dǎo)通,P2的柵極電位為低電平,則P2導(dǎo)通。這就使得此時(shí)A點(diǎn)電位約為VDD,電容Cboot兩端電壓UC≈VDD。由于N3導(dǎo)通,P4截止,所以B點(diǎn)的電位為低電平。這段時(shí)間稱為預(yù)充電周期。     當(dāng)VIN變?yōu)榈碗娖綍r(shí),NMOS管N1截止,PMOS管P1導(dǎo)通,C點(diǎn)電位為高電平,約為VDD。同時(shí)N2、N3截止,P3導(dǎo)通。這使得P2的柵極電位升高,P2截止。此時(shí)A點(diǎn)電位等于C點(diǎn)電位加上電容Cboot兩端電壓,約為2VDD。而且P4導(dǎo)通,因此B點(diǎn)輸出高電平,且高于VDD。這段時(shí)間稱為自舉升壓周期。 

驅(qū)動電路結(jié)構(gòu)

      3中給出了驅(qū)動電路的電路圖。驅(qū)動電路采用Totem輸出結(jié)構(gòu)設(shè)計(jì),上拉驅(qū)動管為NMOSN4、晶體管Q1PMOSP5。下拉驅(qū)動管為NMOSN5。圖中CL為負(fù)載電容,CparB點(diǎn)的寄生電容。虛線框內(nèi)的電路為自舉升壓電路。

 

本驅(qū)動電路的設(shè)計(jì)思想是,利用自舉升壓結(jié)構(gòu)將上拉驅(qū)動管N4的柵極(B點(diǎn))電位抬升,使得UB>VDD+VTH ,則NMOSN4工作在線性區(qū),使得VDSN4 大大減小,最終可以實(shí)現(xiàn)驅(qū)動輸出高電平達(dá)到VDD。而在輸出低電平時(shí),下拉驅(qū)動管本身就工作在線性區(qū),可以保證輸出低電平位GND。因此無需增加自舉電路也能達(dá)到設(shè)計(jì)要求。

      考慮到此驅(qū)動電路應(yīng)用于升壓型DCDC轉(zhuǎn)換器的開關(guān)管驅(qū)動,負(fù)載電容CL很大,一般能達(dá)到幾十皮法,還需要進(jìn)一步增加輸出電流能力,因此增加了晶體管Q1作為上拉驅(qū)動管。這樣在輸入端由高電平變?yōu)榈碗娖綍r(shí),Q1導(dǎo)通,由N4、Q1同時(shí)提供電流,OUT端電位迅速上升,當(dāng)OUT端電位上升到VDDVBE時(shí),Q1截止,N4繼續(xù)提供電流對負(fù)載電容充電,直到OUT端電壓達(dá)到VDD

      OUT端為高電平期間,A點(diǎn)電位會由于電容Cboot 上的電荷泄漏等原因而下降。這會使得B點(diǎn)電位下降,N4的導(dǎo)通性下降。同時(shí)由于同樣的原因,OUT端電位也會有所下降,使輸出高電平不能保持在VDD。為了防止這種現(xiàn)象的出現(xiàn),又增加了PMOSP5作為上拉驅(qū)動管,用來補(bǔ)充OUTCL的泄漏電荷,維持OUT端在整個(gè)導(dǎo)通周期內(nèi)為高電平。

0
回復(fù)
2011-10-20 18:38
@笨小孩1114
自舉升壓電路     自舉升壓電路的原理圖如圖1所示。所謂的自舉升壓原理就是,在輸入端IN輸入一個(gè)方波信號,利用電容Cboot將A點(diǎn)電壓抬升至高于VDD的電平,這樣就可以在B端輸出一個(gè)與輸入信號反相,且高電平高于VDD的方波信號。具體工作原理如下[圖片] 當(dāng)VIN為高電平時(shí),NMOS管N1導(dǎo)通,PMOS管P1截止,C點(diǎn)電位為低電平。同時(shí)N2導(dǎo)通,P2的柵極電位為低電平,則P2導(dǎo)通。這就使得此時(shí)A點(diǎn)電位約為VDD,電容Cboot兩端電壓UC≈VDD。由于N3導(dǎo)通,P4截止,所以B點(diǎn)的電位為低電平。這段時(shí)間稱為預(yù)充電周期。     當(dāng)VIN變?yōu)榈碗娖綍r(shí),NMOS管N1截止,PMOS管P1導(dǎo)通,C點(diǎn)電位為高電平,約為VDD。同時(shí)N2、N3截止,P3導(dǎo)通。這使得P2的柵極電位升高,P2截止。此時(shí)A點(diǎn)電位等于C點(diǎn)電位加上電容Cboot兩端電壓,約為2VDD。而且P4導(dǎo)通,因此B點(diǎn)輸出高電平,且高于VDD。這段時(shí)間稱為自舉升壓周期。 

需要注意的問題及仿真結(jié)果

電容Cboot的大小的確定

      Cboot的最小值可以按照以下方法確定。在預(yù)充電周期內(nèi),電容Cboot 上的電荷為VDDCboot 。在A點(diǎn)的寄生電容(計(jì)為CA)上的電荷為VDDCA。因此在預(yù)充電周期內(nèi),A點(diǎn)的總電荷為

      Q_{A1}=V_{DD}C_{boot}+V_{DD}C_{A} 1

      B點(diǎn)電位為GND,因此在B點(diǎn)的寄生電容Cpar上的電荷為0。

      在自舉升壓周期,為了使OUT端電壓達(dá)到VDD,B點(diǎn)電位最低為VBVDD+Vthn。因此在B點(diǎn)的寄生電容Cpar上的電荷為

      Q_{B}=(V_{DD}+V_{thn})Cpar 2

      忽略MOSP4源漏兩端壓降,此時(shí)Cboot上的電荷為VthnCboot ,A點(diǎn)寄生電容CA的電荷為(VDD+VthnCA。A點(diǎn)的總電荷為

      QA2=V_{thn}C_{BOOT}+(V_{DD}+V_{thn})C_{A} 3

      同時(shí)根據(jù)電荷守恒又有

      Q_{B}=Q_{A}-Q_{A2} 4

      綜合式(1)~(4)可得

      C_{boot}=\frac{V_{DD}+V_{thn}}{v_{DD}-v_{thn}}Cpar+\frac{v_{thn}}{v_{DD}-v_{thn}}C_{A}=\frac{V_{B}}{v_{DD}-v_{thn}}Cpar+\frac{V_{thn}}{v_{DD}-v_{thn}}C_{A} 5

      從式(5)中可以看出,Cboot隨輸入電壓變小而變大,并且隨B點(diǎn)電壓VB變大而變大。而B點(diǎn)電壓直接影響N4的導(dǎo)通電阻,也就影響驅(qū)動電路的上升時(shí)間。因此在實(shí)際設(shè)計(jì)時(shí),Cboot的取值要大于式(5)的計(jì)算結(jié)果,這樣可以提高B點(diǎn)電壓,降低N4導(dǎo)通電阻,減小驅(qū)動電路的上升時(shí)間。

P2、P4的尺寸問題

      將公式(5)重新整理后得:

      V_{B}=({V_{DD}-V_{thn})\frac{C_{boot}}{Cpar}-V_{thn}\frac{C_{A}}{Cpar} 6

      從式(6)中可以看出在自舉升壓周期內(nèi), A、B兩點(diǎn)的寄生電容使得B點(diǎn)電位降低。在實(shí)際設(shè)計(jì)時(shí)為了得到合適的B點(diǎn)電位,除了增加Cboot大小外,要盡量減小A、B兩點(diǎn)的寄生電容。 在設(shè)計(jì)時(shí),預(yù)充電PMOSP2的尺寸盡可能的取小,以減小寄生電容CA。而對于B點(diǎn)的寄生電容Cpar來說,主要是上拉驅(qū)動管N4的柵極寄生電容,MOSP4N3的源漏極寄生電容只占一小部分。我們在前面的分析中忽略了P4的源漏電壓,因此設(shè)計(jì)時(shí)就要盡量的加大P4的寬長比,使其在自舉升壓周期內(nèi)的源漏電壓很小可以忽略。但是P4的尺寸以不能太大,要保證P4的源極寄生電容遠(yuǎn)遠(yuǎn)小于上拉驅(qū)動管N4的柵極寄生電容。

阱電位問題

      如圖3所示,PMOS器件P2、P3、P4N-well連接到了自舉升壓節(jié)點(diǎn)A上。這樣做的目的是,在自舉升壓周期內(nèi),防止他們的源/--阱結(jié)導(dǎo)通。而且這還可以防止在源/--阱正偏時(shí)產(chǎn)生由寄生SRC引起的閂鎖現(xiàn)象。

      上拉驅(qū)動管N4的阱偏置電位要接到它的源極,最好不要直接接地。這樣做的目的是消除襯底偏置效應(yīng)對N4的影響。

Hspice仿真驗(yàn)證結(jié)果

      驅(qū)動電路基于Samsung AHP615 BiCMOS工藝設(shè)計(jì)并經(jīng)過Hspice仿真驗(yàn)證。在表1中給出了電路在不同工作電壓、不同負(fù)載條件下的上升時(shí)間tr和下降時(shí)間tf 的仿真結(jié)果。在圖5中給了電路工作在輸入電壓1.5V、工作頻率為5MHz、負(fù)載電容60pF條件下的輸出波形。

  

   

結(jié)合表1和圖5可以看出,此驅(qū)動電路能夠在工作電壓為1.5V,工作頻率為5MHz,并且負(fù)載電容高達(dá)60pF的條件下正常工作。它可以應(yīng)用于低電壓、高工作頻率的DCDC轉(zhuǎn)換器中作為開關(guān)管的驅(qū)動電路。

 

0
回復(fù)
2011-10-20 18:42
@笨小孩1114
自舉升壓電路     自舉升壓電路的原理圖如圖1所示。所謂的自舉升壓原理就是,在輸入端IN輸入一個(gè)方波信號,利用電容Cboot將A點(diǎn)電壓抬升至高于VDD的電平,這樣就可以在B端輸出一個(gè)與輸入信號反相,且高電平高于VDD的方波信號。具體工作原理如下[圖片] 當(dāng)VIN為高電平時(shí),NMOS管N1導(dǎo)通,PMOS管P1截止,C點(diǎn)電位為低電平。同時(shí)N2導(dǎo)通,P2的柵極電位為低電平,則P2導(dǎo)通。這就使得此時(shí)A點(diǎn)電位約為VDD,電容Cboot兩端電壓UC≈VDD。由于N3導(dǎo)通,P4截止,所以B點(diǎn)的電位為低電平。這段時(shí)間稱為預(yù)充電周期。     當(dāng)VIN變?yōu)榈碗娖綍r(shí),NMOS管N1截止,PMOS管P1導(dǎo)通,C點(diǎn)電位為高電平,約為VDD。同時(shí)N2、N3截止,P3導(dǎo)通。這使得P2的柵極電位升高,P2截止。此時(shí)A點(diǎn)電位等于C點(diǎn)電位加上電容Cboot兩端電壓,約為2VDD。而且P4導(dǎo)通,因此B點(diǎn)輸出高電平,且高于VDD。這段時(shí)間稱為自舉升壓周期。 

 

 

   

結(jié)論

      本文采用自舉升壓電路,設(shè)計(jì)了一種BiCMOS Totem結(jié)構(gòu)的驅(qū)動電路。該電路基于Samsung AHP615 BiCMOS工藝設(shè)計(jì),可在1.5V電壓供電條件下正常工作,而且在負(fù)載電容為60pF的條件下,工作頻率可達(dá)5MHz以上。

0
回復(fù)
2011-10-20 18:43
@cheng111
傳一份上來咯。

替樓主傳完了。下面的是Word版:詳細(xì)講解MOS管工作原理 

0
回復(fù)
cheng111
LV.11
20
2011-10-20 18:49
@笨小孩1114
替樓主傳完了。下面的是Word版:[圖片]詳細(xì)講解MOS管工作原理 
收下了,看看先
0
回復(fù)
tony_dai
LV.8
21
2011-10-21 09:11
@笨小孩1114
替樓主傳完了。下面的是Word版:[圖片]詳細(xì)講解MOS管工作原理 
下載,看看...
0
回復(fù)
2011-10-21 10:09
@笨小孩1114
[圖片] [圖片]    結(jié)論     本文采用自舉升壓電路,設(shè)計(jì)了一種BiCMOSTotem結(jié)構(gòu)的驅(qū)動電路。該電路基于SamsungAHP615BiCMOS工藝設(shè)計(jì),可在1.5V電壓供電條件下正常工作,而且在負(fù)載電容為60pF的條件下,工作頻率可達(dá)5MHz以上。
good!?。?nbsp; 謝謝那位!
0
回復(fù)
2011-10-21 10:16
@納蘭秦羽
good!?。?nbsp;謝謝那位!

電腦上的文件沒了...大家請笨小孩114傳給你們!

我回家也可以傳給你們!

最近比較忙...大家見諒!?。?/p>

0
回復(fù)
2011-10-21 12:00
@納蘭秦羽
good?。?! 謝謝那位!

頂?。?/p>

0
回復(fù)
wjjzqy
LV.6
25
2011-10-21 13:14
@人生學(xué)海無涯
頂?。?/span>
來看,謝!
0
回復(fù)
cheng111
LV.11
26
2011-10-21 15:07
@納蘭秦羽
電腦上的文件沒了...大家請笨小孩114傳給你們!我回家也可以傳給你們!最近比較忙...大家見諒!?。?/span>
在第19貼已經(jīng)上傳,建議樓主寫到首貼里面,好方便大家下載。
0
回復(fù)
2011-10-21 15:21
@sxjnice
還有后文???

詳細(xì)講解MOS管工作原理 

這就是此文件的電子版,大家參考!

0
回復(fù)
waterayay
LV.7
28
2012-02-08 21:51
頂~~
0
回復(fù)
小_菜鳥
LV.1
29
2015-12-18 12:15
這是我設(shè)計(jì)的帶光纖隔離的大功率MOEFET驅(qū)動,為什么沒有輸出,問題在哪呢?求指導(dǎo)

0
回復(fù)
發(fā)