日韩在线不卡免费视频一区,日韩欧美精品一区二区三区经典,日产精品码2码三码四码区,人妻无码一区二区三区免费,日本feerbbwdh少妇丰满

  • 回復(fù)
  • 收藏
  • 點(diǎn)贊
  • 分享
  • 發(fā)新帖

[資料下載] Altera FPGA/CPLD設(shè)計(jì) 高級(jí)篇

1

全部回復(fù)(11)
正序查看
倒序查看
2014-01-15 18:00

  目錄

  第1章 可編程邏輯設(shè)計(jì)指導(dǎo)原則 1

  1.1 可編程邏輯基本設(shè)計(jì)原則 1

  1.1.1 面積和速度的平衡與互換原則 1

  1.1.2 硬件原則 11

  1.1.3 系統(tǒng)原則 13

  1.1.4 同步設(shè)計(jì)原則 17

  1.2 可編程邏輯常用設(shè)計(jì)思想與技巧 19

  1.2.1 乒乓操作 19

  1.2.2 串并轉(zhuǎn)換 21

  1.2.3 流水線(xiàn)操作 22

  1.2.4 異步時(shí)鐘域數(shù)據(jù)同步 23

  1.3 Altera推薦的Coding Style 27

  1.3.1 Coding Style的含義 27

  1.3.2 結(jié)構(gòu)層次化編碼(Hierarchical Coding) 27

  1.3.3 模塊劃分的技巧(Design Partitioning) 29

  1.3.4 組合邏輯的注意事項(xiàng) 30

  1.3.5 時(shí)鐘設(shè)計(jì)的注意事項(xiàng) 33

  1.3.6 全局異步復(fù)位資源 39

  1.3.7 判斷比較語(yǔ)句case和if...else的優(yōu)先級(jí) 39

  1.3.8 使用Pipelining技術(shù)優(yōu)化時(shí)序 40

  .1.3.9 模塊復(fù)用與Resource Sharing 40

  1.3.10 邏輯復(fù)制 42

  1.3.11 香農(nóng)擴(kuò)展運(yùn)算 44

  1.3.12 信號(hào)敏感表 46

  1.3.13 狀態(tài)機(jī)設(shè)計(jì)的一般原則 47

  1.3.14 Altera Megafunction資源的使用 49

  1.3.15 三態(tài)信號(hào)的設(shè)計(jì) 49

  1.3.16 加法樹(shù)的設(shè)計(jì) 50

  1.4 小結(jié) 52

  1.5 問(wèn)題與思考 52

  第2章 Altera器件高級(jí)特性與應(yīng)用 53

  2.1 時(shí)鐘管理 53

  2.1.1 時(shí)序問(wèn)題 53

  2.1.2 鎖相環(huán)應(yīng)用 60

  2.2 片內(nèi)存儲(chǔ)器 69

  2.2.1 RAM的普通用法 69

  2.2.2 RAM用做移位寄存器 73

  2.2.3 RAM實(shí)現(xiàn)固定系數(shù)乘法 74

  2.3 數(shù)字信號(hào)處理 75

  2.3.1 DSP塊資源 75

  2.3.2 工具支持 79

  2.3.3 典型應(yīng)用 79

  2.4 片外高速存儲(chǔ)器 80

  2.4.1 存儲(chǔ)器簡(jiǎn)介 80

  2.4.2 ZBT SRAM接口設(shè)計(jì) 83

  2.4.3 DDR SDRAM接口設(shè)計(jì) 85

  2.4.4 QDR SRAM接口設(shè)計(jì) 99

  2.4.5 DDR2、QDR II和RLDRAM II 100

  2.4.6 軟件支持和應(yīng)用實(shí)例 100

  2.5 高速差分接口和DPA 102

  2.5.1 高速差分接口的需求 102

  2.5.2 器件的專(zhuān)用資源 102

  2.5.3 動(dòng)態(tài)相位調(diào)整電路(DPA) 109

  2.5.4 軟件支持和應(yīng)用實(shí)例 112

  2.6 高速串行收發(fā)器 115

  2.7 小結(jié) 117

  2.8 問(wèn)題與思考 117

  第3章 LogicLock設(shè)計(jì)方法 119

  3.1 LogicLock設(shè)計(jì)方法簡(jiǎn)介 119

  3.1.1 LogicLock設(shè)計(jì)方法的目標(biāo) 120

  3.1.2 LogicLock設(shè)計(jì)流程 122

  3.1.3 LogicLock設(shè)計(jì)方法支持的器件族 122

  3.2 LogicLock區(qū)域 122

  3.2.1 Region的類(lèi)型與常用屬性值 123

  3.2.2 Region的創(chuàng)建方法 124

  3.2.3 Region的層次結(jié)構(gòu) 129

  3.2.4 指定Region的邏輯內(nèi)容 130

  3.3 LogicLock的約束注意事項(xiàng) 132

  3.3.1 約束優(yōu)先級(jí) 132

  3.3.2 規(guī)劃LogicLock區(qū)域 133

  3.3.3 向LogicLock區(qū)域中布置器件特性 133

  3.3.4 虛擬引腳(Virtual Pins) 134

  3.4 反標(biāo)注布線(xiàn)信息 135

  3.4.1 導(dǎo)出反標(biāo)注布線(xiàn)信息 136

  3.4.2 導(dǎo)入反標(biāo)注布線(xiàn)信息 138

  3.5 LogicLock設(shè)計(jì)方法支持的Tcl Scripts 138

  3.6 Quartus II基于模塊化的設(shè)計(jì)流程 139

  3.7 小結(jié) 149

  3.8 問(wèn)題與思考 149

  第4章 時(shí)序約束與時(shí)序分析 151

  4.1 時(shí)序約束與時(shí)序分析基礎(chǔ) 151

  4.1.1 周期與最高頻率 152

  4.1.2 利用Quartus II工具分析設(shè)計(jì) 154

  4.1.3 時(shí)鐘建立時(shí)間 157

  4.1.4 時(shí)鐘保持時(shí)間 158

  4.1.5 時(shí)鐘輸出延時(shí) 158

  4.1.6 引腳到引腳的延遲 159

  4.1.7 Slack 159

  4.1.8 時(shí)鐘偏斜 160

  4.1.9 Quartus II 時(shí)序分析工具和優(yōu)化向?qū)?160

  4.2 設(shè)置時(shí)序約束的常用方法 161

  4.2.1 指定全局時(shí)序約束 162

  4.2.2 指定個(gè)別時(shí)鐘約束 166

  4.3 高級(jí)時(shí)序分析 174

  4.3.1 時(shí)鐘偏斜 174

  4.3.2 多時(shí)鐘域 176

  4.3.3 多周期約束 176

  4.3.4 偽路徑 183

  4.3.5 修正保持時(shí)間違例 185

  4.3.6 異步時(shí)鐘域時(shí)序分析 186

  4.4 最小化時(shí)序分析 187

  4.5 使用Tcl工具進(jìn)行高級(jí)時(shí)序分析 188

  4.6 小結(jié) 189

  4.7 問(wèn)題與思考 189

  第5章 設(shè)計(jì)優(yōu)化 191

  5.1 解讀設(shè)計(jì) 191

  5.1.1 內(nèi)部時(shí)鐘域 192

  5.1.2 多周期路徑和偽路徑 193

  5.1.3 I/O接口的時(shí)序要求 194

  5.1.4 平衡資源的使用 194

  5.2 設(shè)計(jì)優(yōu)化的基本流程和首次編譯 195

  5.2.1 設(shè)計(jì)優(yōu)化基本流程 195

  5.2.2 首次編譯的約束和設(shè)置 196

  5.2.3 查看編譯報(bào)告 198

  5.3 資源利用優(yōu)化 200

  5.3.1 設(shè)計(jì)代碼優(yōu)化 201

  5.3.2 資源重新分配 201

  5.3.3 解決互連資源緊張的問(wèn)題 203

  5.3.4 邏輯綜合面積優(yōu)化 203

  5.3.5 網(wǎng)表面積優(yōu)化 207

  5.3.6 寄存器打包 209

  5.3.7 Quartus II中的資源優(yōu)化顧問(wèn) 211

  5.4 I/O時(shí)序優(yōu)化 211

  5.4.1 執(zhí)行時(shí)序驅(qū)動(dòng)的編譯 211

  5.4.2 使用IOE中的觸發(fā)器 212

  5.4.3 可編程輸入輸出延時(shí) 215

  5.4.4 使用鎖相環(huán)對(duì)時(shí)鐘移相 217

  5.4.5 其他I/O時(shí)序優(yōu)化方法 218

  5.5 最高時(shí)鐘頻率優(yōu)化 219

  5.5.1 設(shè)計(jì)代碼優(yōu)化 219

  5.5.2 邏輯綜合速度優(yōu)化 225

  5.5.3 布局布線(xiàn)器設(shè)置 227

  5.5.4 網(wǎng)表優(yōu)化和物理綜合 228

  5.5.5 使用LogicLock對(duì)局部進(jìn)行優(yōu)化 233

  5.5.6 位置約束、手動(dòng)布局和反標(biāo)注 234

  5.5.7 Quartus II中的時(shí)序優(yōu)化顧問(wèn) 235

  5.6 使用DSE工具優(yōu)化設(shè)計(jì) 236

  5.6.1 為什么需要DSE 236

  5.6.2 什么是DSE,如何使用 236

  5.7 如何減少編譯時(shí)間 238

  5.8 設(shè)計(jì)優(yōu)化實(shí)例 239

  5.9 小結(jié) 242

  5.10 問(wèn)題與思考 243

  第6章 Altera其他高級(jí)工具 245

  6.1 命令行與Tcl腳本 245

  6.1.1 命令行腳本 246

  6.1.2 Tcl腳本 250

  6.1.3 使用命令行和Tcl腳本 254

  6.2 HardCopy流程 255

  6.2.1 結(jié)構(gòu)化ASIC 255

  6.2.2 HardCopy器件 258

  6.2.3 HardCopy設(shè)計(jì)流程 260

  6.3 基于Nios II處理器的嵌入式系統(tǒng)設(shè)計(jì) 263

  6.3.1 Nios II處理器系統(tǒng) 263

  6.3.2 Avalon交換結(jié)構(gòu) 266

  6.3.3 使用SOPC Builder構(gòu)建系統(tǒng)硬件 269

  6.3.4 Nios II IDE集成開(kāi)發(fā)環(huán)境 272

  6.3.5 Nios II系統(tǒng)典型應(yīng)用 278

  6.4 DSP Builder工具 281

  6.4.1 DSP Builder設(shè)計(jì)流程 281

  6.4.2 與SOPC Builder一起構(gòu)建系統(tǒng) 284

  6.5 小結(jié) 285

  6.6 問(wèn)題與思考 285

  第7章 FPGA系統(tǒng)級(jí)設(shè)計(jì)技術(shù) 287

  7.1 信號(hào)完整性及常用I/O電平標(biāo)準(zhǔn) 287

  7.1.1 信號(hào)完整性 287

  7.1.2 單端標(biāo)準(zhǔn) 292

  7.1.3 差分標(biāo)準(zhǔn) 296

  7.1.4 偽差分標(biāo)準(zhǔn) 299

  7.1.5 片上終端電阻 299

  7.2 電源完整性設(shè)計(jì) 300

  7.2.1 電源完整性 300

  7.2.2 同步翻轉(zhuǎn)噪聲 301

  7.2.3 非理想回路 304

  7.2.4 低阻抗電源分配系統(tǒng) 307

  7.3 功耗分析和熱設(shè)計(jì) 311

  7.3.1 功耗的挑戰(zhàn) 311

  7.3.2 FPGA的功耗 311

  7.3.3 熱設(shè)計(jì) 313

  7.4 SERDES與高速系統(tǒng)設(shè)計(jì) 315

  7.4.1 SERDES的基本概念 316

  7.4.2 Altera Stratix GX和Stratix II中SERDES的基本結(jié)構(gòu) 319

  7.4.3 典型高速系統(tǒng)應(yīng)用框圖舉例 324

  7.4.4 高速PCB設(shè)計(jì)注意事項(xiàng) 329

  7.5 小結(jié) 331

  7.6 問(wèn)題與思考 331

0
回復(fù)
110qaz
LV.1
7
2014-01-25 23:40
@轉(zhuǎn)瞬即逝
AlteraFPGA/CPLD設(shè)計(jì)高級(jí)篇335頁(yè)23.6M.part4.rar
0
回復(fù)
2018-03-29 14:30
謝謝分享人!
0
回復(fù)
stume
LV.1
9
2018-11-27 13:59
謝謝
0
回復(fù)
sabrina9988
LV.7
10
2018-11-29 15:44
@轉(zhuǎn)瞬即逝
  目錄  第1章可編程邏輯設(shè)計(jì)指導(dǎo)原則1  1.1可編程邏輯基本設(shè)計(jì)原則1  1.1.1面積和速度的平衡與互換原則1  1.1.2硬件原則11  1.1.3系統(tǒng)原則13  1.1.4同步設(shè)計(jì)原則17  1.2可編程邏輯常用設(shè)計(jì)思想與技巧19  1.2.1乒乓操作19  1.2.2串并轉(zhuǎn)換21  1.2.3流水線(xiàn)操作22  1.2.4異步時(shí)鐘域數(shù)據(jù)同步23  1.3Altera推薦的CodingStyle27  1.3.1CodingStyle的含義27  1.3.2結(jié)構(gòu)層次化編碼(HierarchicalCoding)27  1.3.3模塊劃分的技巧(DesignPartitioning)29  1.3.4組合邏輯的注意事項(xiàng)30  1.3.5時(shí)鐘設(shè)計(jì)的注意事項(xiàng)33  1.3.6全局異步復(fù)位資源39  1.3.7判斷比較語(yǔ)句case和if...else的優(yōu)先級(jí)39  1.3.8使用Pipelining技術(shù)優(yōu)化時(shí)序40  .1.3.9模塊復(fù)用與ResourceSharing40  1.3.10邏輯復(fù)制42  1.3.11香農(nóng)擴(kuò)展運(yùn)算44  1.3.12信號(hào)敏感表46  1.3.13狀態(tài)機(jī)設(shè)計(jì)的一般原則47  1.3.14AlteraMegafunction資源的使用49  1.3.15三態(tài)信號(hào)的設(shè)計(jì)49  1.3.16加法樹(shù)的設(shè)計(jì)50  1.4小結(jié)52  1.5問(wèn)題與思考52  第2章Altera器件高級(jí)特性與應(yīng)用53  2.1時(shí)鐘管理53  2.1.1時(shí)序問(wèn)題53  2.1.2鎖相環(huán)應(yīng)用60  2.2片內(nèi)存儲(chǔ)器69  2.2.1RAM的普通用法69  2.2.2RAM用做移位寄存器73  2.2.3RAM實(shí)現(xiàn)固定系數(shù)乘法74  2.3數(shù)字信號(hào)處理75  2.3.1DSP塊資源75  2.3.2工具支持79  2.3.3典型應(yīng)用79  2.4片外高速存儲(chǔ)器80  2.4.1存儲(chǔ)器簡(jiǎn)介80  2.4.2ZBTSRAM接口設(shè)計(jì)83  2.4.3DDRSDRAM接口設(shè)計(jì)85  2.4.4QDRSRAM接口設(shè)計(jì)99  2.4.5DDR2、QDRII和RLDRAMII100  2.4.6軟件支持和應(yīng)用實(shí)例100  2.5高速差分接口和DPA102  2.5.1高速差分接口的需求102  2.5.2器件的專(zhuān)用資源102  2.5.3動(dòng)態(tài)相位調(diào)整電路(DPA)109  2.5.4軟件支持和應(yīng)用實(shí)例112  2.6高速串行收發(fā)器115  2.7小結(jié)117  2.8問(wèn)題與思考117  第3章LogicLock設(shè)計(jì)方法119  3.1LogicLock設(shè)計(jì)方法簡(jiǎn)介119  3.1.1LogicLock設(shè)計(jì)方法的目標(biāo)120  3.1.2LogicLock設(shè)計(jì)流程122  3.1.3LogicLock設(shè)計(jì)方法支持的器件族122  3.2LogicLock區(qū)域122  3.2.1Region的類(lèi)型與常用屬性值123  3.2.2Region的創(chuàng)建方法124  3.2.3Region的層次結(jié)構(gòu)129  3.2.4指定Region的邏輯內(nèi)容130  3.3LogicLock的約束注意事項(xiàng)132  3.3.1約束優(yōu)先級(jí)132  3.3.2規(guī)劃LogicLock區(qū)域133  3.3.3向LogicLock區(qū)域中布置器件特性133  3.3.4虛擬引腳(VirtualPins)134  3.4反標(biāo)注布線(xiàn)信息135  3.4.1導(dǎo)出反標(biāo)注布線(xiàn)信息136  3.4.2導(dǎo)入反標(biāo)注布線(xiàn)信息138  3.5LogicLock設(shè)計(jì)方法支持的TclScripts138  3.6QuartusII基于模塊化的設(shè)計(jì)流程139  3.7小結(jié)149  3.8問(wèn)題與思考149  第4章時(shí)序約束與時(shí)序分析151  4.1時(shí)序約束與時(shí)序分析基礎(chǔ)151  4.1.1周期與最高頻率152  4.1.2利用QuartusII工具分析設(shè)計(jì)154  4.1.3時(shí)鐘建立時(shí)間157  4.1.4時(shí)鐘保持時(shí)間158  4.1.5時(shí)鐘輸出延時(shí)158  4.1.6引腳到引腳的延遲159  4.1.7Slack159  4.1.8時(shí)鐘偏斜160  4.1.9QuartusII時(shí)序分析工具和優(yōu)化向?qū)?60  4.2設(shè)置時(shí)序約束的常用方法161  4.2.1指定全局時(shí)序約束162  4.2.2指定個(gè)別時(shí)鐘約束166  4.3高級(jí)時(shí)序分析174  4.3.1時(shí)鐘偏斜174  4.3.2多時(shí)鐘域176  4.3.3多周期約束176  4.3.4偽路徑183  4.3.5修正保持時(shí)間違例185  4.3.6異步時(shí)鐘域時(shí)序分析186  4.4最小化時(shí)序分析187  4.5使用Tcl工具進(jìn)行高級(jí)時(shí)序分析188  4.6小結(jié)189  4.7問(wèn)題與思考189  第5章設(shè)計(jì)優(yōu)化191  5.1解讀設(shè)計(jì)191  5.1.1內(nèi)部時(shí)鐘域192  5.1.2多周期路徑和偽路徑193  5.1.3I/O接口的時(shí)序要求194  5.1.4平衡資源的使用194  5.2設(shè)計(jì)優(yōu)化的基本流程和首次編譯195  5.2.1設(shè)計(jì)優(yōu)化基本流程195  5.2.2首次編譯的約束和設(shè)置196  5.2.3查看編譯報(bào)告198  5.3資源利用優(yōu)化200  5.3.1設(shè)計(jì)代碼優(yōu)化201  5.3.2資源重新分配201  5.3.3解決互連資源緊張的問(wèn)題203  5.3.4邏輯綜合面積優(yōu)化203  5.3.5網(wǎng)表面積優(yōu)化207  5.3.6寄存器打包209  5.3.7QuartusII中的資源優(yōu)化顧問(wèn)211  5.4I/O時(shí)序優(yōu)化211  5.4.1執(zhí)行時(shí)序驅(qū)動(dòng)的編譯211  5.4.2使用IOE中的觸發(fā)器212  5.4.3可編程輸入輸出延時(shí)215  5.4.4使用鎖相環(huán)對(duì)時(shí)鐘移相217  5.4.5其他I/O時(shí)序優(yōu)化方法218  5.5最高時(shí)鐘頻率優(yōu)化219  5.5.1設(shè)計(jì)代碼優(yōu)化219  5.5.2邏輯綜合速度優(yōu)化225  5.5.3布局布線(xiàn)器設(shè)置227  5.5.4網(wǎng)表優(yōu)化和物理綜合228  5.5.5使用LogicLock對(duì)局部進(jìn)行優(yōu)化233  5.5.6位置約束、手動(dòng)布局和反標(biāo)注234  5.5.7QuartusII中的時(shí)序優(yōu)化顧問(wèn)235  5.6使用DSE工具優(yōu)化設(shè)計(jì)236  5.6.1為什么需要DSE236  5.6.2什么是DSE,如何使用236  5.7如何減少編譯時(shí)間238  5.8設(shè)計(jì)優(yōu)化實(shí)例239  5.9小結(jié)242  5.10問(wèn)題與思考243  第6章Altera其他高級(jí)工具245  6.1命令行與Tcl腳本245  6.1.1命令行腳本246  6.1.2Tcl腳本250  6.1.3使用命令行和Tcl腳本254  6.2HardCopy流程255  6.2.1結(jié)構(gòu)化ASIC255  6.2.2HardCopy器件258  6.2.3HardCopy設(shè)計(jì)流程260  6.3基于NiosII處理器的嵌入式系統(tǒng)設(shè)計(jì)263  6.3.1NiosII處理器系統(tǒng)263  6.3.2Avalon交換結(jié)構(gòu)266  6.3.3使用SOPCBuilder構(gòu)建系統(tǒng)硬件269  6.3.4NiosIIIDE集成開(kāi)發(fā)環(huán)境272  6.3.5NiosII系統(tǒng)典型應(yīng)用278  6.4DSPBuilder工具281  6.4.1DSPBuilder設(shè)計(jì)流程281  6.4.2與SOPCBuilder一起構(gòu)建系統(tǒng)284  6.5小結(jié)285  6.6問(wèn)題與思考285  第7章FPGA系統(tǒng)級(jí)設(shè)計(jì)技術(shù)287  7.1信號(hào)完整性及常用I/O電平標(biāo)準(zhǔn)287  7.1.1信號(hào)完整性287  7.1.2單端標(biāo)準(zhǔn)292  7.1.3差分標(biāo)準(zhǔn)296  7.1.4偽差分標(biāo)準(zhǔn)299  7.1.5片上終端電阻299  7.2電源完整性設(shè)計(jì)300  7.2.1電源完整性300  7.2.2同步翻轉(zhuǎn)噪聲301  7.2.3非理想回路304  7.2.4低阻抗電源分配系統(tǒng)307  7.3功耗分析和熱設(shè)計(jì)311  7.3.1功耗的挑戰(zhàn)311  7.3.2FPGA的功耗311  7.3.3熱設(shè)計(jì)313  7.4SERDES與高速系統(tǒng)設(shè)計(jì)315  7.4.1SERDES的基本概念316  7.4.2AlteraStratixGX和StratixII中SERDES的基本結(jié)構(gòu)319  7.4.3典型高速系統(tǒng)應(yīng)用框圖舉例324  7.4.4高速PCB設(shè)計(jì)注意事項(xiàng)329  7.5小結(jié)331  7.6問(wèn)題與思考331
 謝謝分享
0
回復(fù)
atomx
LV.1
11
2019-06-03 17:04
@轉(zhuǎn)瞬即逝
  目錄  第1章可編程邏輯設(shè)計(jì)指導(dǎo)原則1  1.1可編程邏輯基本設(shè)計(jì)原則1  1.1.1面積和速度的平衡與互換原則1  1.1.2硬件原則11  1.1.3系統(tǒng)原則13  1.1.4同步設(shè)計(jì)原則17  1.2可編程邏輯常用設(shè)計(jì)思想與技巧19  1.2.1乒乓操作19  1.2.2串并轉(zhuǎn)換21  1.2.3流水線(xiàn)操作22  1.2.4異步時(shí)鐘域數(shù)據(jù)同步23  1.3Altera推薦的CodingStyle27  1.3.1CodingStyle的含義27  1.3.2結(jié)構(gòu)層次化編碼(HierarchicalCoding)27  1.3.3模塊劃分的技巧(DesignPartitioning)29  1.3.4組合邏輯的注意事項(xiàng)30  1.3.5時(shí)鐘設(shè)計(jì)的注意事項(xiàng)33  1.3.6全局異步復(fù)位資源39  1.3.7判斷比較語(yǔ)句case和if...else的優(yōu)先級(jí)39  1.3.8使用Pipelining技術(shù)優(yōu)化時(shí)序40  .1.3.9模塊復(fù)用與ResourceSharing40  1.3.10邏輯復(fù)制42  1.3.11香農(nóng)擴(kuò)展運(yùn)算44  1.3.12信號(hào)敏感表46  1.3.13狀態(tài)機(jī)設(shè)計(jì)的一般原則47  1.3.14AlteraMegafunction資源的使用49  1.3.15三態(tài)信號(hào)的設(shè)計(jì)49  1.3.16加法樹(shù)的設(shè)計(jì)50  1.4小結(jié)52  1.5問(wèn)題與思考52  第2章Altera器件高級(jí)特性與應(yīng)用53  2.1時(shí)鐘管理53  2.1.1時(shí)序問(wèn)題53  2.1.2鎖相環(huán)應(yīng)用60  2.2片內(nèi)存儲(chǔ)器69  2.2.1RAM的普通用法69  2.2.2RAM用做移位寄存器73  2.2.3RAM實(shí)現(xiàn)固定系數(shù)乘法74  2.3數(shù)字信號(hào)處理75  2.3.1DSP塊資源75  2.3.2工具支持79  2.3.3典型應(yīng)用79  2.4片外高速存儲(chǔ)器80  2.4.1存儲(chǔ)器簡(jiǎn)介80  2.4.2ZBTSRAM接口設(shè)計(jì)83  2.4.3DDRSDRAM接口設(shè)計(jì)85  2.4.4QDRSRAM接口設(shè)計(jì)99  2.4.5DDR2、QDRII和RLDRAMII100  2.4.6軟件支持和應(yīng)用實(shí)例100  2.5高速差分接口和DPA102  2.5.1高速差分接口的需求102  2.5.2器件的專(zhuān)用資源102  2.5.3動(dòng)態(tài)相位調(diào)整電路(DPA)109  2.5.4軟件支持和應(yīng)用實(shí)例112  2.6高速串行收發(fā)器115  2.7小結(jié)117  2.8問(wèn)題與思考117  第3章LogicLock設(shè)計(jì)方法119  3.1LogicLock設(shè)計(jì)方法簡(jiǎn)介119  3.1.1LogicLock設(shè)計(jì)方法的目標(biāo)120  3.1.2LogicLock設(shè)計(jì)流程122  3.1.3LogicLock設(shè)計(jì)方法支持的器件族122  3.2LogicLock區(qū)域122  3.2.1Region的類(lèi)型與常用屬性值123  3.2.2Region的創(chuàng)建方法124  3.2.3Region的層次結(jié)構(gòu)129  3.2.4指定Region的邏輯內(nèi)容130  3.3LogicLock的約束注意事項(xiàng)132  3.3.1約束優(yōu)先級(jí)132  3.3.2規(guī)劃LogicLock區(qū)域133  3.3.3向LogicLock區(qū)域中布置器件特性133  3.3.4虛擬引腳(VirtualPins)134  3.4反標(biāo)注布線(xiàn)信息135  3.4.1導(dǎo)出反標(biāo)注布線(xiàn)信息136  3.4.2導(dǎo)入反標(biāo)注布線(xiàn)信息138  3.5LogicLock設(shè)計(jì)方法支持的TclScripts138  3.6QuartusII基于模塊化的設(shè)計(jì)流程139  3.7小結(jié)149  3.8問(wèn)題與思考149  第4章時(shí)序約束與時(shí)序分析151  4.1時(shí)序約束與時(shí)序分析基礎(chǔ)151  4.1.1周期與最高頻率152  4.1.2利用QuartusII工具分析設(shè)計(jì)154  4.1.3時(shí)鐘建立時(shí)間157  4.1.4時(shí)鐘保持時(shí)間158  4.1.5時(shí)鐘輸出延時(shí)158  4.1.6引腳到引腳的延遲159  4.1.7Slack159  4.1.8時(shí)鐘偏斜160  4.1.9QuartusII時(shí)序分析工具和優(yōu)化向?qū)?60  4.2設(shè)置時(shí)序約束的常用方法161  4.2.1指定全局時(shí)序約束162  4.2.2指定個(gè)別時(shí)鐘約束166  4.3高級(jí)時(shí)序分析174  4.3.1時(shí)鐘偏斜174  4.3.2多時(shí)鐘域176  4.3.3多周期約束176  4.3.4偽路徑183  4.3.5修正保持時(shí)間違例185  4.3.6異步時(shí)鐘域時(shí)序分析186  4.4最小化時(shí)序分析187  4.5使用Tcl工具進(jìn)行高級(jí)時(shí)序分析188  4.6小結(jié)189  4.7問(wèn)題與思考189  第5章設(shè)計(jì)優(yōu)化191  5.1解讀設(shè)計(jì)191  5.1.1內(nèi)部時(shí)鐘域192  5.1.2多周期路徑和偽路徑193  5.1.3I/O接口的時(shí)序要求194  5.1.4平衡資源的使用194  5.2設(shè)計(jì)優(yōu)化的基本流程和首次編譯195  5.2.1設(shè)計(jì)優(yōu)化基本流程195  5.2.2首次編譯的約束和設(shè)置196  5.2.3查看編譯報(bào)告198  5.3資源利用優(yōu)化200  5.3.1設(shè)計(jì)代碼優(yōu)化201  5.3.2資源重新分配201  5.3.3解決互連資源緊張的問(wèn)題203  5.3.4邏輯綜合面積優(yōu)化203  5.3.5網(wǎng)表面積優(yōu)化207  5.3.6寄存器打包209  5.3.7QuartusII中的資源優(yōu)化顧問(wèn)211  5.4I/O時(shí)序優(yōu)化211  5.4.1執(zhí)行時(shí)序驅(qū)動(dòng)的編譯211  5.4.2使用IOE中的觸發(fā)器212  5.4.3可編程輸入輸出延時(shí)215  5.4.4使用鎖相環(huán)對(duì)時(shí)鐘移相217  5.4.5其他I/O時(shí)序優(yōu)化方法218  5.5最高時(shí)鐘頻率優(yōu)化219  5.5.1設(shè)計(jì)代碼優(yōu)化219  5.5.2邏輯綜合速度優(yōu)化225  5.5.3布局布線(xiàn)器設(shè)置227  5.5.4網(wǎng)表優(yōu)化和物理綜合228  5.5.5使用LogicLock對(duì)局部進(jìn)行優(yōu)化233  5.5.6位置約束、手動(dòng)布局和反標(biāo)注234  5.5.7QuartusII中的時(shí)序優(yōu)化顧問(wèn)235  5.6使用DSE工具優(yōu)化設(shè)計(jì)236  5.6.1為什么需要DSE236  5.6.2什么是DSE,如何使用236  5.7如何減少編譯時(shí)間238  5.8設(shè)計(jì)優(yōu)化實(shí)例239  5.9小結(jié)242  5.10問(wèn)題與思考243  第6章Altera其他高級(jí)工具245  6.1命令行與Tcl腳本245  6.1.1命令行腳本246  6.1.2Tcl腳本250  6.1.3使用命令行和Tcl腳本254  6.2HardCopy流程255  6.2.1結(jié)構(gòu)化ASIC255  6.2.2HardCopy器件258  6.2.3HardCopy設(shè)計(jì)流程260  6.3基于NiosII處理器的嵌入式系統(tǒng)設(shè)計(jì)263  6.3.1NiosII處理器系統(tǒng)263  6.3.2Avalon交換結(jié)構(gòu)266  6.3.3使用SOPCBuilder構(gòu)建系統(tǒng)硬件269  6.3.4NiosIIIDE集成開(kāi)發(fā)環(huán)境272  6.3.5NiosII系統(tǒng)典型應(yīng)用278  6.4DSPBuilder工具281  6.4.1DSPBuilder設(shè)計(jì)流程281  6.4.2與SOPCBuilder一起構(gòu)建系統(tǒng)284  6.5小結(jié)285  6.6問(wèn)題與思考285  第7章FPGA系統(tǒng)級(jí)設(shè)計(jì)技術(shù)287  7.1信號(hào)完整性及常用I/O電平標(biāo)準(zhǔn)287  7.1.1信號(hào)完整性287  7.1.2單端標(biāo)準(zhǔn)292  7.1.3差分標(biāo)準(zhǔn)296  7.1.4偽差分標(biāo)準(zhǔn)299  7.1.5片上終端電阻299  7.2電源完整性設(shè)計(jì)300  7.2.1電源完整性300  7.2.2同步翻轉(zhuǎn)噪聲301  7.2.3非理想回路304  7.2.4低阻抗電源分配系統(tǒng)307  7.3功耗分析和熱設(shè)計(jì)311  7.3.1功耗的挑戰(zhàn)311  7.3.2FPGA的功耗311  7.3.3熱設(shè)計(jì)313  7.4SERDES與高速系統(tǒng)設(shè)計(jì)315  7.4.1SERDES的基本概念316  7.4.2AlteraStratixGX和StratixII中SERDES的基本結(jié)構(gòu)319  7.4.3典型高速系統(tǒng)應(yīng)用框圖舉例324  7.4.4高速PCB設(shè)計(jì)注意事項(xiàng)329  7.5小結(jié)331  7.6問(wèn)題與思考331
謝謝分享
0
回復(fù)
sabrina9988
LV.7
12
2019-06-04 10:20
0
回復(fù)
發(fā)