如下圖所示:
在仿真中,已將相位取負,和計算的bode圖差別還是很大,主要有兩點:
1、增益:計算的增益值基本都大于0,只有谷底平臺段是接近-5db,其余明顯大于0,可是仿真結果卻是小于-100db,不知道是什么原因
2、相位:計算結果,相位是隨著頻率單調增,仿真結果卻是有兩個轉折點,這又是什么原因呢?
仿真文件:fb2
歡迎一起加入討論。
如下圖所示:
在仿真中,已將相位取負,和計算的bode圖差別還是很大,主要有兩點:
1、增益:計算的增益值基本都大于0,只有谷底平臺段是接近-5db,其余明顯大于0,可是仿真結果卻是小于-100db,不知道是什么原因
2、相位:計算結果,相位是隨著頻率單調增,仿真結果卻是有兩個轉折點,這又是什么原因呢?
仿真文件:fb2
歡迎一起加入討論。
http://www.ecircuitcenter.com/Circuits/opmodel1/opmodel2.htm
打開上面這個網(wǎng)址,或者這個網(wǎng)址:http://www.ecircuitcenter.com/,講了如何對運放進行SPICE建模,我也不懂MODEL LEVEL 1 2 3的區(qū)別,也在這個網(wǎng)站上找答案。
這個不知道是不是答案: